SEARCH

Search Details
Last Updated :2024/12/21



Faculty of Engineering
Assistant Lecturer/Assistant professor

Researcher information

■ Degree
  • 博士(情報科学), 北陸先端科学技術大学院大学
■ Research Keyword
  • ハードウェアセキュリティ
  • Real-Time System
  • Virtualization
  • Embedded System
  • Computer Architecture
■ Field Of Study
  • Informatics, Information security, Information security
  • Informatics, Computer systems, Computer system

Career

■ Career
  • Apr. 2023 - Present
    Fukuoka Jo Gakuin University, The Faculty of Human Relations, 非常勤講師
  • Apr. 2015 - Present
    福岡大学・工学部電子情報工学科・助教
  • Apr. 2020 - Mar. 2022
    Seinan Gakuin University, 非常勤講師
  • Apr. 2018 - Mar. 2020
    National Institute of Technology, Kurume College, Department of Control and Information Systems Engineering, 非常勤講師
  • 01 Apr. 2011 - 31 Mar. 2015
    北陸先端科学技術大学院大学・情報科学研究科・助教
  • 01 Apr. 2010 - 30 Mar. 2011
    北陸先端科学技術大学院大学・高信頼組込みシステム教育研究センター・研究員
  • Jun. 2003 - Aug. 2004
    株式会社ソフトリンク
■ Educational Background
  • 01 Oct. 2004 - 31 Mar. 2010
    Japan Advanced Institute of Science and Technology, 情報科学研究科, 情報システム学
  • 01 Apr. 2001 - 31 Mar. 2003
    Japan Advanced Institute of Science and Technology, 情報科学研究科, 情報システム学
  • 01 Apr. 1997 - 31 Mar. 2001
    Teikyo University, 理工学部, 情報科学科
■ Member History
  • 01 Apr. 2021
    システムアーキテクチャ研究会 運営委員, 情報処理学会
  • 01 Apr. 2021
    論文誌 コンピューティングシステム (ACS) 編集委員, 情報処理学会

Research activity information

■ Award
  • Oct. 2023
    The 10th International Conference on Electrical Engineering, Computer Science and Informatics, Best Paper Award
    Improving Tamper-Resistance Exploiting Clock Phase Shifter Embedded in FPGAs
    Yui Koyanagi;Tomoaki Ukezono
  • Sep. 2023
    The 2023 IEEE Region 10 Symposium, Best Paper Award Runner-Up
    A Countermeasure to Power Analysis Attack by Arbitrarily Injecting Multiple Types of Noise
    Tomoaki Ukezono;Yui Koyanagi
  • Jan. 2023
    28th Asia and South Pacific Design Automation Conference (ASP-DAC 2023), Poster Award
    A Countermeasure to Power Analysis Attack in Flip Flops
    Tomoaki Ukezono
  • Aug. 2022
    The 4th International Symposium on Advanced Technologies and Applications in the Internet of Things (ATAIT 2022), Best Paper Award
    An Accuracy-Controllable Approximate Adder for FPGAs
    Masaki Sano;Hiroki Nishikawa;Xiangbo Kong;Hiroyuki Tomiyama;Tongxin Yang;Tomoaki Ukezono;Toshinori Sato
  • 05 Mar. 2022
    情報処理学会, 第14回 情報システム教育コンテスト(ISECON2021)奨励賞
    遠隔演習環境の開発と運用を通したプログラミング教育の改革, Japan society
    中西 恒夫;秋山 英久;請園 智玲;田辺 利文;中村 遼;橋本 浩二;藤永 拓矢;古庄 裕貴;前田 佐嘉志;三角 真;楊 同鑫;久住 憲嗣
■ Paper
  • Random Clock Gating for Side-Channel Protection
    Yui Koyanagi; Tomoaki Ukezono
    2024 IEEE Asia Pacific Conference on Circuits and Systems, 06 Nov. 2024, :697 - 701, Refereed
    Last
  • Flattening Power Waveforms by Hamming Distance Converter for Side-Channel Attacks
    Ryoma Katsube; Taiki Nagatomo; Tomoaki Ukezono
    2024 IEEE Asia Pacific Conference on Circuits and Systems, 06 Nov. 2024, :231 - 235, Refereed
    Last
  • Unveiling the Significance of Sign Calculation Impact on JPEG Applications
    Hiroyuki Hama; Toshinori Sato; Tomoaki Ukezono
    The 39th International Technical Conference on Circuits/Systems, Computers, and Communications, 02 Jul. 2024, Refereed
    Last
  • A Light-weight Random Number Generation for Tamper-resistant AES Circuit
    Tomoaki Ukezono; Yui Koyanagi
    International Journal of Networking and Computing, Jul. 2024, 14(2):108 - 122, Refereed
    Lead
  • A Light-Weight and Tamper-Resistant AES Implementation by FPGAs
    Yui Koyanagi; Tomoaki Ukezono; Toshinori Sato
    The 2024 IEEE International Symposium on Circuits and Systems, 19 May 2024, Refereed
    Corresponding
  • Masking Regularity of Noise for Tamper-resistant Design on FPGAs
    Yui Koyanagi; Tomoaki Ukezono
    The 25th Workshop on Synthesis And System Integration of Mixed Information technologies, 10 Mar. 2024, :46 - 49, Refereed
    Last
  • A Cost-aware Generation Method of Disposable Random Value Exploiting Parallel S-box Implementation for Tamper-resistant AES Design
    Yui Koyanagi; Tomoaki Ukezono
    14th International Workshop on Advances in Networking and Computing, 29 Nov. 2023, :318 - 322, Refereed
    Last
  • Reusing Outputs from S-boxes for Tamper Resistant Design
    Tomoaki Ukezono; Yui Koyanagi
    3rd International Conference on Electrical, Computer and Energy Technologies, 16 Nov. 2023, :1362 - 1367, Refereed
    Lead
  • A Cost-sensitive and Simple Masking Design for Side-channels
    Yui Koyanagi; Tomoaki Ukezono
    2023 IEEE Region 10 Technical Conference, 31 Oct. 2023, :731 - 736, Refereed
    Last
  • Investigation for Impact of Environmental Noise on Power Analysis Attacks
    Ryoma Katsube; Tomoaki Ukezono
    20th International SoC Design Conference, 25 Oct. 2023, :57 - 58, Refereed
    Last
  • Leveraging Approximate Computing for IoT Image Transmission
    Hiroyuki Hama; Tomoaki Ukezono; Toshinori Sato
    20th International SoC Design Conference, 25 Oct. 2023, :75 - 76, Refereed
  • Comparative Evaluation between Carry Prediction and Sign Error Correction in Approximate Addition
    Toshinori Sato; Hiroyuki Hama; Tomoaki Ukezono
    20th International SoC Design Conference, 25 Oct. 2023, :77 - 78, Refereed
    Last
  • Effect of High Frequency Noise Using DCMs in FPGA on Power Analysis Attack
    Tomoaki Ukezono; Yui Koyanagi
    2023 International Symposium on Communications and Information Technologies, 16 Oct. 2023, :430 - 435, Refereed
    Lead
  • Improving Tamper-Resistance Exploiting Clock Phase Shifter Embedded in FPGAs
    Yui Koyanagi; Tomoaki Ukezono
    The 10th International Conference on Electrical Engineering, Computer Science and Informatics, 20 Sep. 2023, :493 - 498, Refereed
    Last
  • Disturbing Bit-transition Using History-based Mechanism against Power Analysis Attacks
    Tomoaki Ukezono; Yui Koyanagi
    International Seminar on Application for Technology of Information and Communication 2023, 16 Sep. 2023, :334 - 339, Refereed
    Lead
  • A Countermeasure to Power Analysis Attack by Arbitrarily Injecting Multiple Types of Noise
    Tomoaki Ukezono; Yui Koyanagi
    2023 IEEE Region 10 Symposium, 06 Sep. 2023, Refereed
    Lead
  • Negative Impact of Approximated Signed Addition on Power Reduction
    Hiroyuki Hama; Tomoaki Ukezono; Toshinori Sato
    2023 International Symposium on Devices, Circuits and Systems, 29 May 2023, :148 - 153, Refereed
  • An Extremely Light-Weight Countermeasure to Power Analysis Attack in Dedicated Circuit for AES
    Yui Koyanagi; Tomoaki Ukezono
    2022 19th International SoC Design Conference, 19 Oct. 2022, :85 - 86, Refereed
    Last
  • Resistance for Side-Channel Attack by Virtual Dual-Rail Effect
    Tomoaki Ukezono
    3rd International Conference on Electrical, Communication and Computer Engineering, 30 Aug. 2022, Refereed
  • Reducing Power Consumption Using Approximate Encoding for CNN Accelerators at the Edge
    Tongxin Yang; Tomoaki Ukezono; Toshinori Sato
    32nd ACM Great Lakes Symposium on VLSI, 07 Jun. 2022, Refereed
  • Design of a 32-bit Accuracy-Controllable Approximate Multiplier for FPGAs
    Masaki Sano; Kenta Shirane; Hiroki Nishikawa; Xiangbo Kong; Hiroyuki Tomiyama; Tongxin Yang; Tomoaki Ukezono
    18th International SoC Design Conference, 06 Oct. 2021, :55 - 56, Refereed
  • FPGA向け32ビット可変精度近似乗算器の設計と解析
    佐野 正樹; 白根 健太; 西川 広記; 孔 祥博; 冨山 宏之; ヨウ ドンキン; 請園 智玲
    34回 回路とシステムワークショップ予稿集, 26 Aug. 2021, :202 - 206, Refereed
  • Exploiting Configurable Approximations for Tolerating Aging-induced Timing Violations
    Sato Toshinori; Tomoaki UKEZONO
    IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences, Sep. 2020, E103-A(9), Refereed
  • A Dynamically Configurable Approximate Array Multiplier with Exact Mode
    Sato Toshinori; Tomoaki UKEZONO
    5th International Conference on Computer and Communication Systems, 18 May 2020, Refereed
  • A Low-Power Small-Area MAC Unit for Accuracy-Scalable Approximate Computing
    Sato Toshinori; Tomoaki UKEZONO
    Fukuoka University Review of Technological Sciences, Mar. 2020, 103・104:1 - 8
  • An Accuracy-Configurable Adder for Low-Power Applications
    Yang Tongxin; Sato Toshinori; Tomoaki UKEZONO
    IEICE Transactions on Electronics, Mar. 2020, E103-C(3):68 - 76, Refereed
  • Evaluation on Configurable Approximate Circuit for Aging-Induced Timing Violation Tolerance
    Sato Toshinori; Tomoaki Ukezono
    24th IEEE Pacific Rim International Symposium on Dependable Computing, Dec. 2019, Refereed
  • Correcting Sign Calculation Errors in Configurable Approximations
    Sato Toshinori; Tomoaki Ukezono
    15th IEEE Asia Pacific Conference on Circuits and Systems, Nov. 2019, Refereed
  • Tolerating Aging-Induced Timing Violations via Configurable Approximations
    Sato Toshinori; Tomoaki Ukezono
    8th IEEE Global Conference on Consumer Electronics, 18 Oct. 2019, Refereed
  • On Applications of Configurable Approximation to Irregular Voltage
    Sato Toshinori; Tomoaki Ukezono
    5th IEEE Nordic Circuits and Systems Conference, Oct. 2019, Refereed
  • An Approximate Multiply-Accumulate Unit with Low Power and Reduced Area
    Tongxin Yang; Toshinori Sato; Tomoaki Ukezono
    IEEE Computer Society Annual Symposium on VLSI, Jul. 2019, Refereed
  • Evaluations of CMA with Error Corrector in Image Processing Circuit
    Tomoaki Ukezono
    International Journal of Networking and Computing, Jul. 2019, 9(2):301 - 317, Refereed
  • Design of a Low-Power and Small-Area Approximate Multiplier Using First the Approximate and Then the Accurate Compression Method
    Tongxin Yang; Tomoaki Ukezono; Toshinori Sato
    29th ACM Great Lakes Symposium on VLSI, May 2019, Refereed
  • Trading Accuracy for Power with a Configurable Approximate Adder
    Toshinori Sato; Tongxin Yang; Tomoaki Ukezono
    IEICE Transactions on Electronics, Apr. 2019, E102-C(4):260 - 268, Refereed
  • 布線論理によるタスクスケジューリング時間の平準化技法
    請園 智玲; 荒木 光一
    福岡大学工学集報 (101・102), Mar. 2019, :59 - 70
  • CMAを用いた画像先鋭化処理専用回路の低消費電力化改善
    佐藤 寿倫; ヨウ ドウキン; 請園 智玲
    福岡大学工学集報, Mar. 2019, (101・102):43 - 49
  • Design and Analysis of Approximate Multipliers with a Tree Compressor
    Tongxin Yang; Tomoaki Ukezono; Toshinori Sato
    IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences, Mar. 2019, E102-A(3):532 - 543, Refereed
  • A Low-Power Approximate Multiply-Add Unit
    Tongxin Yang; Toshinori Sato; Tomoaki Ukezono
    2nd International Symposium on Devices, Circuits and Systems, Mar. 2019, Refereed
  • Design and Analysis of A Low-Power High-Speed Accuracy-Controllable Approximate Multiplier
    Tongxin Yang; Tomoaki Ukezono; Toshinori Sato
    IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences, Dec. 2018, E101-A(12), Refereed
  • An Error Corrector for Dynamically Accuracy-Configurable Approximate Adder
    Tomoaki Ukezono
    The Sixth International Workshop on Computer Systems and Architectures, 26 Nov. 2018, :145 - 151, Refereed
  • Approximate Adder Genaration for Image Processing Using Convolutional Neural Network
    Ryuta Ishida; Toshinori Sato; Tomoaki Ukezono
    15th International SoC Design Conference, Nov. 2018, Refereed
  • Exploiting Configurability for Correct Sign Calculation in an Approximate Adder
    Sato Toshinori; Tomoaki Ukezono
    15th International SoC Design Conference, Nov. 2018, Refereed
  • A Low-Power and Small-Area Multiplier for Accuracy-Scalable Approximate Computing
    Hiroyuki Baba; Tongxin Yang; Masahiro Inoue; Kaori Tajima; Tomoaki Ukezono; Toshinori Sato
    IEEE Computer Society Annual Symposium on VLSI, Jul. 2018, Refereed
  • A Low-Power Yet High-Speed Configurable Adder for Approximate Computing
    Tongxin Yang; Tomoaki Ukezono; Toshinori Sato
    51st International Symposium on Circuits and Systems, May 2018, Refereed
  • A Low-Power Configurable Adder for Approximate Applications
    Tomoaki UKEZONO; Sato Toshinori
    19th International Symposium on Quality Electronic Design (ISQED 2018), Mar. 2018, Refereed
  • A Carry-Predicting Full Adder for Accuracy-Scalable Computing
    Hiroyuki Baba; Tongxin Yang; Masahiro Inoue; Kaori Tajima; Tomoaki Ukezono; Toshinori Sato
    The 21st Workshop on Synthesis And System Integration of Mixed Information technologies, Mar. 2018, :51 - 55, Refereed
  • A Low-Power High-Speed Accuracy-Controllable Approximate Multiplier Design
    Tongxin Yang; Tomoaki Ukezono; Toshinori Sato
    Proceedings of 23rd Asia and South Pacific Design Automation Conference, Jan. 2018, Refereed
  • Low-power and high-speed approximate multiplier design with a tree compressor
    Tongxin Yang; Tomoaki Ukezono; Toshinori Sato
    Proceedings - 35th IEEE International Conference on Computer Design, ICCD 2017, 22 Nov. 2017, :89 - 96, Refereed
  • Flashメモリ上のKey-Value Storeのデータ構造のためのIoT向け低消費電力マイクロアーキテクチャの検討
    馬場 裕之; 江崎 靖宏; 請園 智玲; 佐藤 寿倫
    The 18th IEEE Hiroshima Section Student Symposium, 19 Nov. 2016, Refereed
  • 組込み仮想化のための高機能割込みコントローラ
    請園 智玲
    組込みシステムシンポジウム 2014(ESS 2014), Oct. 2014, Refereed
    Lead
  • 組込み仮想化のハードウェアI/Oアドレスマップ変換
    請園 智玲
    情報処理学会論文誌, Aug. 2014, 55(8):1830 - 1840, Refereed
  • iPIC: A Hardware Mechanism for Faster Interrupt Handling on Embedded
    Tomoaki Ukezono
    IEEE Symposium on Low-Power and High-Speed Chips 2014 (COOL Chips XVII), Apr. 2014, Refereed
  • Filtering Insertions into A Small Instruction Cache in Embedded Processors
    Tomoaki Ukezono
    2013 FIRST INTERNATIONAL SYMPOSIUM ON COMPUTING AND NETWORKING (CANDAR), Dec. 2013, :393 - 396, Refereed
  • 組込み仮想化におけるハードウェアI/Oアドレスマップ変換の性能評価
    請園 智玲; 荒木 光一
    組込みシステムシンポジウム 2013(ESS 2013), Oct. 2013, Refereed
    Lead
  • 組込みプロセッサ向けZCacheのキャッシュブロック置換の高精度化
    請園 智玲; 齋藤 好宗; 田中 清史
    先進的計算基盤システムシンポジウム論文集, 09 May 2012, 2012:124 - 132, Refereed
  • 組込みプロセッサ向けキャッシュフィル制御方式
    請園 智玲; 田中 清史
    情報処理学会論文誌, Dec. 2011, 52(12):3160 - 3171, Refereed
  • 組込みプロセッサのための命令キャッシュインデックス再配置手法
    請園 智玲; 田中 清史
    組込みシステムシンポジウム2011論文集, 12 Oct. 2011, 2011:13 - 1-13-8, Refereed
  • 組込みプロセッサ向け命令キャッシュ制御方式の検討
    請園 智玲; 田中 清史
    組込みシステムシンポジウム 2010 (ESS 2010), Oct. 2010, Refereed
    Lead
  • Reduction of leakage energy in low level caches
    Tomoaki Ukezono; Kiyofumi Tanaka
    2010 International Conference on Green Computing, Green Comp 2010, Aug. 2010, :537 - 544, Refereed
    Lead
  • 動的最適化機構の電力最適化への適用
    請園 智玲; 田中 清史
    先進的計算基盤システムシンポジウム 2010 (SACSIS 2010), May 2010, Refereed
    Lead
  • バイナリ変換によるデータプリフェッチのためのハードウェア削減手法
    請園 智玲; 田中 清史
    情報処理学会論文誌, Dec. 2009, 2(4):1 - 14, Refereed
    Lead
  • Dynamic Binary Code Translation for Data Prefetch Optimization
    Tomoaki Ukezono; Kiyofumi Tanaka
    2008 13th Asia-Pacific Computer Systems Architecture Conference, Sep. 2008, :237 - 244, Refereed
    Lead
  • HDOS: An Infrastructure for Dynamic Optimization
    Tomoaki Ukezono; Kiyofumi Tanaka
    The 2008 International Conference on Parallel and Distributed Processing Techniques and Applications (PDPTA 2008), Jul. 2008, Refereed
    Lead
  • データプリフェッチ最適化のためのバイナリ変換手法
    請園 智玲; 田中 清史
    先進的計算基盤システムシンポジウム 2008 (SACSIS 2008), May 2008, Refereed
    Lead
■ MISC
  • 暗号チップへの電力解析攻撃における環境ノイズの影響調査
    勝部 諒真; 請園 智玲; 佐藤 寿倫
    Student Workshop of IEEE IM Japan Chapter 2023予稿集, 09 Nov. 2023, :13 - 14
    Corresponding
  • 近似計算回路の応用拡大に関する研究
    佐藤 寿倫; 請園 智玲
    福岡大学 研究推進部 Research, Sep. 2023, 28(2):81 - 84
  • 電力解析攻撃におけるS-Boxのハミング距離と消費電力の関係の調査
    長友 泰樹; 請園 智玲
    第22回情報科学技術フォーラム (FIT 2023) 講演論文集, Sep. 2023, 第1分冊(C-006):219 - 220
  • 乱数を用いた軽量な電力解析攻撃対策実装の検討
    小柳 結依; 請園 智玲
    情報処理学会研究報告 SLDM, Nov. 2022, SLDM, Vol.2022-SLDM-199(No.8):1 - 5
  • ARX型暗号への近似加算適用による電力解析攻撃対策の検討
    長友 泰樹; 請園 智玲
    情報処理学会研究報告 SLDM, Nov. 2022, Vol.2022-SLDM-199(No.13):1 - 3
    Last
  • DCTへの近似加算適用によるJPEG圧縮の低消費電力化の検討
    濵 寛之; 請園 智玲; 佐藤 寿倫
    情報処理学会研究報告 SLDM, Nov. 2022, Vol.2022-SLDM-199(No.3):1 - 4
  • 遠隔/対面BYODプログラミング演習環境FuPad を用いたプログラミング教育事例報告
    中西 恒夫; 秋山 英久; 請園 智玲; 田辺 利文; 中村 遼; 橋本 浩二; 藤永 拓矢; 古庄 裕貴; 前田 佐嘉志; 三角 真; 久住 憲嗣
    情報処理学会: 情報システムと社会環境研究会, 04 Jun. 2022
  • 遠隔/BYODによる学生実験のためのRISC-Vエミュレータベースの演習環境の開発と運用
    NAKANISHI Tsuneo; UKEZONO Tomoaki; TANABE Toshifumi; FUJINAGA Takuya; YANG Tongxin
    電子情報通信学会: 教育工学研究会, 04 Mar. 2022
  • Wave-FFによるAESへの電力解析攻撃の対タンパ性評価
    請園 智玲
    ハードウェアセキュリティ研究会(HWS), 19 Oct. 2021
  • 低電力アプリケーション向け近似値計算に関する研究
    佐藤 寿倫; 請園 智玲
    福岡大学 研究推進部 Research, Mar. 2021, Vol.26(No.1):66 - 69
    Last
  • 動的電力制御によるサイドチャネル対策の検討
    Tomoaki Ukezono
    ハードウェアセキュリティ研究会, Jul. 2019
  • C-Packアルゴリズムを拡張した主記憶データの非可逆圧縮手法
    馬場裕之; 請園智玲; 佐藤寿倫
    情報処理学会 第81回全国大会, Mar. 2019
  • 手書き数字認識ニューラルネットワークにおける近似乗算器の評価
    佐藤寿倫; 請園智玲
    情報処理学会 第81回全国大会, Mar. 2019
  • カラー画像を対象とした近似加算器を用いた画像先鋭化ハードウェアの評価
    請園智玲; 福田結菜; 佐藤寿倫
    情報処理学会 第81回全国大会, Mar. 2019
  • Redis向けYCSBベンチマーク実行時のFPCによる消費電力削減
    馬場裕之; 寺﨑雅紀; 請園智玲; 佐藤寿倫
    第17回情報科学技術フォーラム, Sep. 2018
  • リアルタイム性とスループット向上を両立する完全仮想化の研究
    請園 智玲
    福岡大学 研究推進部 Research, Mar. 2018, 5(22):107 - 112
  • CMAを用いた画像先鋭化処理専用回路の低消費電力化
    Tomoaki UKEZONO; Sato Toshinori
    IEICE VLSI Design Technologies (VLD), 18 Jan. 2018
  • 近似乗算器の内部構成に関する検討 (ディペンダブルコンピューティング) -- (デザインガイア2017 : VLSI設計の新しい大地)
    井上 晶仁; 田島 加織; 馬場 裕之; ヨウ ドウキン; 請園 智玲; 佐藤 寿倫
    電子情報通信学会技術研究報告 = IEICE technical report : 信学技報, 06 Nov. 2017, 117(274):13 - 18
  • KVSデータベースRedisからのデータアクセス局所性の解析
    馬場裕之; 請園智玲; 佐藤寿倫
    電子情報通信学会技術研究報告 CPSY, Nov. 2017
  • 近似乗算器の内部構成に関する検討
    井上晶仁; 田島加織; 馬場裕之; Tongxin Yang; 請園智玲; 佐藤寿倫
    電子情報通信学会技術研究報告 VLD, Nov. 2017
  • 動的な桁上げマスクを可能にする近似加算器の特性評価
    Tongxin Yang; 請園智玲; 佐藤寿倫
    電子情報通信学会 基礎・境界ソサイエティ/NOLTAソサイエティ大会, Sep. 2017
  • ガウシアンカーネルの近似値化によるハードウェア単純化の検討
    井上晶仁; 田島加織; Tongxin Yang; 請園智玲; 佐藤寿倫
    第70回 電気・情報関係学会九州支部連合大会, Sep. 2017
  • Flashメモリ上のKey-Value Storeのデータ構造のためのIoT向け低消費電力マイクロアーキテクチャの評価
    馬場裕之; 請園智玲; 佐藤寿倫
    情報処理学会 第79回全国大会, Mar. 2017
  • 下位レベルキャッシュメモリへのアクセスフィルタによるタグ参照電力の削減
    石田隆太; 請園智玲; 佐藤寿倫
    情報処理学会 第79回全国大会, Mar. 2017
  • 布線論理によるμITRONタスクスケジューラ実装の実現可能性の検討
    Kouichi ARAKI; Tomoaki UKEZONO
    Summer United Workshops on Parallel, Distributed and Cooperative Processing 2015, 04 Aug. 2015
  • サクセッサ情報を用いた命令フェッチ電力削減の検討
    請園 智玲
    第13回情報科学技術フォーラム(FIT 2014), Sep. 2014
  • 動的部分再構成による連想メモリ内エントリの定数化の検討
    請園 智玲; 荒木 光一
    リコンフィギャラブルシステム研究会(RECONF), Sep. 2013
  • キャッシュブロックの適正配置解析の提案
    広山 貴之; 請園 智玲; 田中 清史
    平成24年度電気関係学会北陸支部連合大会, Sep. 2012
  • 密結合メモリを利用したリアルタイムタスクの実行時間変動の抑制
    請園 智玲; 劉 遠哲; 田中 清史
    デザインガイア2011/電子情報通信学会 コンピュータシステム研究会(CPSY), Nov. 2011
  • リアルタイム処理に適した密結合メモリの利用法に関する検討
    劉 遠哲; 請園 智玲; 田中 清史
    平成23年度電気関係学会北陸支部連合大会, Sep. 2011
  • 組込みプロセッサ向けデータキャッシュ制御方式の検討
    UKEZONO TOMOAKI; TANAKA KIYOFUMI
    研究報告計算機アーキテクチャ(ARC), 11 Oct. 2010, 2010(1):1 - 7
  • 階層型キャッシュシステムにおける高効率なブロック配置法
    許 允碩; 請園 智玲; 田中 清史
    平成22年度電気関係学会北陸支部連合大会, Sep. 2010
  • 動的コード最適化システムによる逐次データプリフェッチ手法
    請園 智玲; 田中 清史
    デザインガイア2007/計算機アーキテクチャ研究会(ARC), Nov. 2007
  • ソフトウェアトレースにおけるレジスタ再割り当てアルゴリズムの検討
    請園 智玲; 田中 清史
    平成18年度電気関係学会北陸支部連合大会, Sep. 2006
  • ソフトウェアトレース生成による動的最適化の予備評価
    請園 智玲; 田中 清史
    SWoPP 2006/計算機アーキテクチャ研究会(ARC), Jul. 2006
  • ハードウェア解析システムによるバイナリコードの動的最適化
    UKEZONO TOMOAKI; TANAKA KIYOFUMI
    IPSJ SIG Notes, 30 Nov. 2005, 2005(120):7 - 12
  • バイナリコードの動的最適化を実現する実行時ハードウェア解析システム
    請園 智玲; 田中 清史
    平成17年度電気関係学会北陸支部連合大会, Sep. 2005
  • 線形ページアドレス予測によるTLBプリローディング
    請園 智玲; 田中 清史
    デザインガイア2002/計算機アーキテクチャ研究会(ARC), Nov. 2002
  • 線形ページアドレス予測によるTLBプリローディング
    請園 智玲; 田中 清史
    平成14年度電気関係学会北陸支部連合大会講演論文集, Sep. 2002, :234 - 234
■ Books and other publications
  • センサフュージョン技術の開発と応用事例
    佐藤 寿倫; 請園 智玲, Joint work
    技術情報協会, Jan. 2019
■ Lectures, oral presentations, etc.
  • Lightweight Countermeasures to Power Analysis Attacks by Injecting Noise to Cryptographic Circuits
    Yui Koyanagi; Tomoaki Ukezono
    IEICE GlobalNet Workshop 2024, 04 Mar. 2024
  • A Countermeasure to Power Analysis Attack in Flip Flops
    Tomoaki Ukezono
    28th Asia and South Pacific Design Automation Conference (ASP-DAC 2023), Jan. 2023
  • FPGA組込みPLLを用いたサイドチャネル攻撃対策のためのノイズ生成手法の検討
    小柳 結依; 請園 智玲
    Young CAS Researchers Workshop, Nov. 2022
■ Courses
  • アカデミックスキルズゼミII
    99 Apr. 2023
    福岡大学
  • デジタルスキルズB
    99 Apr. 2023
    福岡女学院大学
  • デジタルスキルズA
    99 Apr. 2023
    福岡女学院大学
  • Operating System
    99 Apr. 2022
    Fukuoka University
  • 電子情報基礎演習
    99 Apr. 2019
    福岡大学
  • 電子通信工学実験
    99 Apr. 2017
    福岡大学
  • 電子情報工学実験
    99 Apr. 2015
    福岡大学
  • 情報処理応用IC
    20 Apr. 2020
    西南学院大学
  • 情報活用基礎
    20 Apr. 2020
    西南学院大学
  • Programming I
    20 Apr. 2016
    Fukuoka University
  • 情報セキュリティ
    20 Apr. 2018
    久留米工業高等専門学校
  • 電子計算機基礎
    20 Apr. 2018
    久留米工業高等専門学校
  • 電子工学実験B
    20 Apr. 2015
    福岡大学
  • デジタル論理と計算機構成
    20 Apr. 2012
    北陸先端科学技術大学院大学
■ Affiliated academic society
  • 情報処理学会
  • 電子情報通信学会
■ Research Themes
  • 電源電圧の動的制御による耐タンパ性LSI設計技法
    日本学術振興会, 科学研究費助成事業, 基盤研究(C)
    福岡大学
    Apr. 2024 - Mar. 2027
  • スケーラブルな物理セキュリティを可能にする近似計算の基盤設計と理論の構築
    日本学術振興会, 科学研究費助成事業, 基盤研究(A)
    01 Apr. 2020 - 31 Mar. 2024
  • LSIの動的電力制御技術を応用した電力解析攻撃の対策
    日本学術振興会, 科学研究費助成事業, 基盤研究(C)
    Apr. 2020 - Mar. 2024
  • 近似計算の利用による性能を犠牲にしない省電力な処理方式とその開発を支援する技術
    日本学術振興会, 科学研究費助成事業, 基盤研究(C)
    01 Apr. 2017 - 31 Mar. 2020
  • リアルタイム性とスループット向上を両立する完全仮想化の研究
    Fukuoka University, Fukuoka University, Recommended Research Project, Computer Science
    28 Jul. 2016 - 31 Mar. 2017
  • 階層構造とアクセス方式を同時に改善するメモリシステムの研究
    日本学術振興会, 科学研究費助成事業, 基盤研究(C)
    01 Apr. 2014 - 31 Mar. 2017
  • ハードウェアによる組込み仮想化のVM間リアルタイム・タスクスケジューラの開発
    公益財団法人 服部報公会, 平成26年度 工学研究奨励援助金
    01 Oct. 2014 - 01 Oct. 2015
  • ハードウェアで実現する組込みシステム向けハイパーバイザの開発
    公益財団法人 澁谷学術文化スポーツ振興財団, 平成25年度 大学の新技術研究に対する奨励金
    01 Nov. 2013 - 01 Nov. 2014